## Construindo a CPU: Parte 2

Yuri Kaszubowski Lopes

UDESC

YKL (UDESC) Construindo a CPU: Parte 2 1/2

## Revisão: parte 1

• Caminho de dados inicial para instruções do tipo-R



## Anotações

Anotações

## Loads e Stores

- $\bullet$  Vamos adicionar instruções para loads (1w) e stores (sw) de palavras (words)
  - Instruções do tipo-l

|    | op     |    |    | rs     |    |    | rt     |    |    | rd     |     |    | shamt    |     |      | funct  |     |
|----|--------|----|----|--------|----|----|--------|----|----|--------|-----|----|----------|-----|------|--------|-----|
| 31 | 6 bits | 26 | 25 | 5 bits | 21 | 28 | 5 bits | 16 | 15 | 5 bits | 11  | 18 | 5 bits   | 6   | 5    | 6 bits | 6   |
|    | ор     |    |    | rs     |    |    | rt     |    |    |        | con | st | ant or a | ddr | `ess |        |     |
| 31 | C hite | 26 | 25 | E hito | 21 | 28 | E hito | 16 | 15 |        |     |    | 4.C hite |     |      |        | - 6 |

| Anotações |  |  |  |  |
|-----------|--|--|--|--|
|           |  |  |  |  |
|           |  |  |  |  |
|           |  |  |  |  |
|           |  |  |  |  |
|           |  |  |  |  |
|           |  |  |  |  |
|           |  |  |  |  |
|           |  |  |  |  |

KL (UDESC) Construindo a CPU: Parte

3/20

## Loads e Stores

- lw \$regDestino, deslocamento(\$regBase)
  - ▶ \$regDestino = MEM[\$regBase + deslocamento]
- Deslocamento é um **imediato** 
  - ► Pode ser positivo ou negativo
- sw \$regFonte, deslocamento(\$regBase)
  - ► MEM[\$regBase + deslocamento] = \$regFonte

1 lw \$t0, 32(\$s3)

|    | ор     |       | rs     |       | rt     |      | constant or address |
|----|--------|-------|--------|-------|--------|------|---------------------|
| 31 | 6 hits | 26 25 | 5 bits | 21 28 | 5 bits | 16 1 | 15 16 hits          |

## Loads e Stores

- Vamos precisar de uma memória para dados

  - \* Endereço de memória

    - Dados a ser escrito
       Sinais de Controle MemWrite e MemRead: Indica se a memória deve escrever na posição, ou se deve ler o dado especificado na posição e direcioná-lo para a saída
  - Saídas:
    - Dado lido pela memória



## Loads e Stores

- O campo de constante (imediato) contém 16 bits
- Será somado com o registrador para obter o endereço de memória a ser lido/escrito

Ex.: lw \$t0, 73(\$t1)



- Problema: estamos somando um valor de 16 bits(do imediato) com um de 32 (do registrador)
- Simplesmente colocar zeros à esquerda n\u00e3o funciona em complemento

## Anotações

## Anotações

Anotações

## Extensão de sinal em complemento a 2



Não podemos simplemente "completar com zeros" em complemento de 2. Depende se o número é positivo ou negativo!

| YKL (UDESC) | Construindo a CPU: Parte 2 |  |
|-------------|----------------------------|--|

| Anotações |  |  |
|-----------|--|--|
|           |  |  |
|           |  |  |
|           |  |  |
|           |  |  |
|           |  |  |
|           |  |  |
|           |  |  |
|           |  |  |

## Extensão de sinal em complemento a 2

- Vamos utilizar um componente para extensão de sinal

  - Dado um sinal de 16 bits, gera o seu correspondente em 32 bits
     Leva em consideração o complemento de 2 para gerar o sinal correto



7/20

# Anotações

## Multiplexadores extras

Registrador de destino muda entre loads, e tipo-R. Para stores, não temos destino, e sim dois fontes (endereço base em rs, e o registrador com o valor a ser escrito rt) Exemplos de opcode rs 25:21 Tipo-R funct 31:26 20:16 15:11/ 10:6 5:0 Loads/Stores 35 or 43 address 20:16 25:21 31:26 15:0 address Branches 31:26 25:21 20:16 15:0

Primeiro fonte sempre está na mesma posição. Serve como  $1^\circ$  fonte para tipo-R, ou registrador base para lw e sw (de qualquer forma, deve ser enviado para a ALU).

| Anotações |  |  |  |
|-----------|--|--|--|
|           |  |  |  |
|           |  |  |  |
|           |  |  |  |
|           |  |  |  |
|           |  |  |  |
|           |  |  |  |
|           |  |  |  |
|           |  |  |  |

## Caminho de dados (datapath)



| Anotações |  |  |
|-----------|--|--|
|           |  |  |
|           |  |  |
|           |  |  |
|           |  |  |
|           |  |  |
|           |  |  |
|           |  |  |

## Caminho de dados (datapath)





## Caminho de dados (datapath)



| Anotações |  |  |  |
|-----------|--|--|--|
|           |  |  |  |
|           |  |  |  |
|           |  |  |  |
|           |  |  |  |
|           |  |  |  |
|           |  |  |  |
|           |  |  |  |
|           |  |  |  |
|           |  |  |  |

## Caminho de dados (datapath)



| Anotações |  |  |  |
|-----------|--|--|--|
|           |  |  |  |
|           |  |  |  |
|           |  |  |  |
|           |  |  |  |
|           |  |  |  |
|           |  |  |  |
|           |  |  |  |
|           |  |  |  |

## Desvio beg (Branch Equal)

- $\bullet$  Um Desvio  $\mathtt{beq}$  (Branch Equal) soma o valor de deslocamento (que está no campo imediato) ao  $\mathtt{PC+4}$  caso os registradores  $\mathtt{rs}$  e  $\mathtt{rt}$  sejam iguais
- O valor de deslocamento (offset) está em palavras (de 4 bytes), e não em bytes
  - Devemos deslocar 2x à esquerda para multiplicar por 4, para então obtermos o deslocamento em bytes que será armazenado em PC
- Como podemos comparar rs com rt?

| beq | 4     | rs    | rt    | address |
|-----|-------|-------|-------|---------|
|     | 31:26 | 25:21 | 20:16 | 15:0    |

| Anotações |  |  |  |
|-----------|--|--|--|
|           |  |  |  |
|           |  |  |  |
|           |  |  |  |
|           |  |  |  |
|           |  |  |  |
|           |  |  |  |
|           |  |  |  |
|           |  |  |  |
|           |  |  |  |
|           |  |  |  |
|           |  |  |  |
|           |  |  |  |

YKL (UDESC

Construindo a CPU: Parte 2

14/20

A ........

## Caminho de Dados: Branches



KL (UDESC) Construindo a CPU: Par

15/20

## Exercício

- Dado o caminho de dados que inclui loads/stores, adicione o caminho de dados de branches do slide anterior. Ligue os componentes faltantes dos
  - Deve haver um multiplexador para escolher entre PC+4 ou PC+4+deslocamento

  - Este multiplexador é controlador pelo sinal PCSrc
     O PCSrc é definido pelo controlador com base na saída Zero da ALU
    - \* Não é necessário mostrar o controlador e suas ligações neste exercício

| Anotações |  |  |  |
|-----------|--|--|--|
|           |  |  |  |
|           |  |  |  |
|           |  |  |  |
|           |  |  |  |
|           |  |  |  |
|           |  |  |  |
|           |  |  |  |
|           |  |  |  |
|           |  |  |  |
|           |  |  |  |

## Resposta

O novo endereço de PC pode ser PC+4, ou PC+4+deslocamento, dependendo da instrução. O sinal de controle PCSrc vai determinar isso.



| Anotações |  |  |
|-----------|--|--|
|           |  |  |
|           |  |  |
|           |  |  |
|           |  |  |
|           |  |  |
|           |  |  |
|           |  |  |
|           |  |  |

## Exercício

- 2 Descreva cada um dos sinais de controle (em azul) da resposta do exercício 1.
- Adicione o caminho de dados para as instruções de desvio incondicional j (jumps)

  - O endereço é especificado em palavras

    Para obter o endereço em bytes, precisamos multiplicar por 4 (deslocar para a esquerda 2x)
  - Teremos como resultado um valor com 28 bits
  - Emprestamos os 4 primeiros bits de PC+4, e os demais 28 bits do endereço do jump (depois do deslocamento), para formar o endereço final

| 28  | Tomamos o sinal completo [0-27] | 32 | [0-31] Concatenando os sinais, temos 32 bits (de 0 a 31 |
|-----|---------------------------------|----|---------------------------------------------------------|
|     |                                 |    |                                                         |
| 、32 | Tomamos os bits 28 a 31 [28-31] |    |                                                         |

| Precisamos concatenar o sinal (parte do sinal vem do PC+4, e parte do endereço do jump). Veja a notação de concatenação abaixo  Na profesiona implementar os sinais de controle (linhas em azul, pode deixar |  |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|
| esses sinais "soltos")  Tomamos o sinal completo [0-27] 32 [0-31] Concatenando os sinais, temos 32 bits (de 0 a 31)                                                                                          |  |
| 2 Tomamos os bits 28 a 31 [28-31]                                                                                                                                                                            |  |

Anotações

## Referências

- D. Patterson; J. Henessy. Organização e Projeto de Computadores: Interface Hardware/Software. 5a Edição. Elsevier Brasil, 2017.
- Andrew S. Tanenbaum. Organização estruturada de computadores.
   5. ed. São Paulo: Pearson, 2007.
- Harris, D. and Harris, S. Digital Design and Computer Architecture. 2a ed. 2012.
- courses.missouristate.edu/KenVollmar/mars/

|               | <br> |  |  |
|---------------|------|--|--|
|               |      |  |  |
|               | <br> |  |  |
|               |      |  |  |
|               | <br> |  |  |
|               |      |  |  |
|               |      |  |  |
|               |      |  |  |
|               |      |  |  |
|               |      |  |  |
|               |      |  |  |
|               |      |  |  |
|               |      |  |  |
|               |      |  |  |
|               |      |  |  |
|               |      |  |  |
|               |      |  |  |
|               |      |  |  |
|               |      |  |  |
|               |      |  |  |
| Anotações     |      |  |  |
|               |      |  |  |
|               |      |  |  |
|               |      |  |  |
|               |      |  |  |
|               |      |  |  |
|               |      |  |  |
|               |      |  |  |
|               |      |  |  |
|               |      |  |  |
|               |      |  |  |
|               |      |  |  |
|               |      |  |  |
|               |      |  |  |
|               |      |  |  |
|               |      |  |  |
|               |      |  |  |
|               |      |  |  |
|               |      |  |  |
|               |      |  |  |
|               |      |  |  |
|               |      |  |  |
|               |      |  |  |
|               |      |  |  |
|               |      |  |  |
|               |      |  |  |
|               |      |  |  |
|               |      |  |  |
| Anotacões     |      |  |  |
| Anotações     |      |  |  |
| Anotações<br> |      |  |  |
| Anotações     |      |  |  |

Anotações